- 軟件大?。?span>3481.59M
- 軟件語(yǔ)言:中文
- 軟件類型:國(guó)產(chǎn)軟件
- 軟件類別:免費(fèi)軟件 / 其他行業(yè)
- 更新時(shí)間:2022-01-15 17:24
- 運(yùn)行環(huán)境:WinAll, Win7
- 軟件等級(jí):
- 軟件廠商:
- 官方網(wǎng)站:暫無(wú)
2KB/中文/0.5
240.00M/中文/2.5
11.58M/中文/2.5
87.20M/中文/8.0
15.47M/中文/0.7
mentor graphics軟件可以進(jìn)行各種電路設(shè)計(jì),還可以在線進(jìn)行測(cè)試,打造全新數(shù)據(jù)分析系統(tǒng),可以模擬真實(shí)電路,內(nèi)置多種工具可以快速畫圖,保存歷史編輯信息,超多資源可以直接使用,模擬進(jìn)行各種測(cè)試。
新技術(shù)可提供可視化顯示、布局和3D設(shè)計(jì)規(guī)則檢查,幫助機(jī)械和制造團(tuán)隊(duì)最大限度地減少設(shè)計(jì)迭代。原理圖設(shè)計(jì)和布局增強(qiáng)功能可提高整個(gè)流程范圍內(nèi)的可用性,進(jìn)而提高用戶生產(chǎn)率。
使用簡(jiǎn)單:
產(chǎn)品線提供一套可立即使用的解決方案,能自動(dòng)轉(zhuǎn)換舊規(guī)則檔案,並在結(jié)果顯示環(huán)境內(nèi)( RVE)以圖形操作方式輕易完成除錯(cuò)工作,故能整合至任何設(shè)計(jì)環(huán)境。簡(jiǎn)單又強(qiáng)健可靠的規(guī)則檔案語(yǔ)法讓程式設(shè)計(jì)更容易。
龐大處理容量:
對(duì)於階層式設(shè)計(jì)的處理容量幾乎毫無(wú)限制,2GB或更多的記憶體存取能力可以協(xié)助客戶發(fā)展大型設(shè)計(jì)專案;它也支援64位元作業(yè)系統(tǒng),並提供4GB以上定址能力,多緒執(zhí)行選項(xiàng)可以大幅提升工作效能,而且每顆處理器只須增加1-2%記憶體。
最佳工作效能:
採(cǎi)用高效率處理引擎,可在數(shù)小時(shí)內(nèi)提供扁平式與階層式演算法的咚憬Y(jié)果,不像以前需要數(shù)天時(shí)間;另外還有多緒執(zhí)行的功能選項(xiàng),可大幅增加驗(yàn)證速度。
與設(shè)計(jì)方式無(wú)關(guān):
只有驗(yàn)證工具才能針對(duì)所有設(shè)計(jì)方式,提供操作簡(jiǎn)單的全自動(dòng)階層分析與最佳化能力,不但讓執(zhí)行過(guò)程更有效率,也不會(huì)影響工作效能。
最佳化的可製造性處理能力:
所有設(shè)計(jì)規(guī)則檢查工具中,只有完全整合晶片與佈局對(duì)比檢查,可自動(dòng)找出微影程序問(wèn)題;它提供先進(jìn)的天線檢查能力、自動(dòng)的平坦化填充功能(planarization fill)和以規(guī)則為基礎(chǔ)的光學(xué)製程修正,為使用者帶來(lái)一套完整的可製造性處理流程。
ASIC原型支持
簡(jiǎn)化ASIC到FPGA的遷移
對(duì)Atmel和QuickLogic的OEM支持
所有設(shè)備都具有相同的HDL和約束
與Mentor Tools集成
使用HDL Designer重用設(shè)計(jì)
使用FormalPro進(jìn)行等效性檢查
簡(jiǎn)ASIC到FPGA的遷移
自動(dòng)門控時(shí)鐘轉(zhuǎn)換
DesignWare實(shí)例轉(zhuǎn)換
支持ASIC時(shí)序約束(SDC)
ASIC原型支持
FPGA供應(yīng)商的獨(dú)立集成
支持Altera,Lattice,Microsemi和Xilinx
自動(dòng)門控時(shí)鐘轉(zhuǎn)換
FPGA系列的高質(zhì)量結(jié)果(QoR)。
此外,Mentor Graphics還與領(lǐng)先的IP供應(yīng)商合作,提供多種經(jīng)驗(yàn)證,可與Precision Synthesis一起使用。
物理合成
Precision RTL Plus提供多廠商物理綜合,使設(shè)計(jì)人員能夠更快地實(shí)現(xiàn)他們的時(shí)序目標(biāo),并減少迭代次數(shù)。 通過(guò)支持來(lái)自所有主要設(shè)備供應(yīng)商的超過(guò)25個(gè)FPGA系列,物理綜合是一種按鍵和時(shí)序驅(qū)動(dòng)技術(shù),為FPGA供應(yīng)商的布局布線(P&R)工具提供優(yōu)化的網(wǎng)表。 精確的物理合成可將平均Fmax提高10%,范圍從5%到40%不等。
低功耗合成
由于更多的FPGA正在轉(zhuǎn)向低功耗應(yīng)用,因此設(shè)計(jì)人員不僅需要仔細(xì)選擇功耗最高的器件,還必須確保其實(shí)現(xiàn)流程盡可能降低功耗。 Precision RTL Plus支持各種優(yōu)化,可降低多個(gè)設(shè)備供應(yīng)商的動(dòng)態(tài)功耗。
增量合成
Precision RTL Plus使設(shè)計(jì)人員能夠通過(guò)使用全自動(dòng)或基于分區(qū)的增量流快速且可預(yù)測(cè)地實(shí)施更改,從而減少運(yùn)行時(shí)間并保留已完成的工作。全自動(dòng)增量合成不需要預(yù)分區(qū),可將運(yùn)行時(shí)間縮短60%,與Xilinx一起使用時(shí)可節(jié)省更多的運(yùn)行時(shí)間? SmartGuideTM(Xilinx增量P&R流量)?;诜謪^(qū)的增量合成是基于團(tuán)隊(duì)的設(shè)計(jì)方法的理想選擇,可以對(duì)子分區(qū)進(jìn)行本地化更改,并提供最多6倍的運(yùn)行時(shí)間縮減。
Precise-IP TM:FPGA供應(yīng)商獨(dú)立IP平臺(tái)
作為完整的FPGA供應(yīng)商獨(dú)立方法的一部分,Precision RTL Plus采用Precise-IPTM,這是一個(gè)平臺(tái)設(shè)計(jì)人員,可以生成多種預(yù)先驗(yàn)證的IP,以實(shí)現(xiàn)跨不同
提取碼:e25w
請(qǐng)描述您所遇到的錯(cuò)誤,我們將盡快予以修正,謝謝!
*必填項(xiàng),請(qǐng)輸入內(nèi)容